數字邏輯課本上的與 或 非門在具體邏輯電路中是如何實現的,那些晶元的內部結構是怎樣的

2021-04-24 08:55:59 字數 5832 閱讀 8108

1樓:wode青春無悔

晶元的內部結bai構超級du超級複雜,要不然zhi不會到目前為止我們國家dao還沒有自己的高內級晶元。

所以說容,某乙個晶元內部結構除了設計師以外是沒人知道的。

但是,晶元的功能確實是通過這些與、或、非門的組合實現的。

輸入高低電平的高低,一般來說與外部的電源有關。但是,正不一定是1,也可以是0,這由晶元自己所要實現的功能相關,或者說根據設計而定。可以確定的是,1、0(0、1)和正負一樣,都是成對出現的。

沒有0,也就沒有1了。

所以,接地,是為微控制器提供乙個「標準」:這是0(或者1)。才會有相對的1(或者0)。

對於具體的微控制器,這些是確定的,比如51微控制器,vcc(正端)和vss(接地),接線時電源正極接vcc,電源負極接vss,輸出1表示高電位,0表示低點位。

數位電路中,與、或、非門及復合邏輯門,硬體是怎麼實現的?他們的內部電路是啥樣子的? 20

2樓:傍軸

買一本數字邏輯電路基礎,機械

工業出版社出版的,哈爾濱工業大學的老師主編的,我大學用的那個,裡面講的很清楚。基本是用的三極體的開關特性,另外的加上其他的一些電路元件,具體的可以看看對應的章節,有點複雜,不好給你解釋。

數字邏輯電路中:與門、或門、非門它們在邏輯電路中分別起什麼作用?

3樓:匿名使用者

這個問題問得很奇怪.說***話應該是

與門:兩個條件都正確的時候,結果才正確. 做解碼器,選通門等或門:兩個條件裡只要具備任意乙個,結果就正確.

非門:條件正確則結果錯誤,條件錯誤則結果正確.

或非門:先或後非,即兩個條件裡只要具備任意乙個,結果就錯誤異或門:判斷輸入的兩個條件相異的

同或門:判斷輸入的兩個條件相同的

4樓:匿名使用者

與門:(好像數學中的交集) 有0出0,全1出1。 y=ab或門:(好像並集) 有1出1,全0出0。 y=a+b非門:也稱相反器。0出1,1出0.

或非門:全0出1,有1出0.

異或門:全0或全1才出1.作用是判斷輸入端是否一致!

同或門:全0或全1才出0.作用也是判斷輸入端是否一致!

詳細請參考《電子技術》第六版 秦曾煌主編,高等教育出版社 第20章

或門,非門,與非門的邏輯功能是(   ???   )

5樓:凝住今日怎樣

或門是實現邏輯加的電路,又稱邏輯和電路,簡稱或門。此電路有兩個以上輸入端,乙個輸出端。只要有乙個或幾個輸入端是 「1」,或門的輸出即為 「1」。

而只有所有輸入端為 「0」時,輸出才為 「0」

非門是實現邏輯代數非的功能,即輸出始終和輸入保持相反。當輸入端為高電平(邏輯「1」)時,輸出端為低電平(邏輯「0」);反之,當輸入端為低電平(邏輯「0」)時,輸出端則為高電平(邏輯「1」)

與非門是與門和非門的結合,先進行與運算,再進行非運算。與非運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。

與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

拓展資料:

非門是基本的邏輯門,因此在ttl和cmos積體電路中都是可以使用的。標準的積體電路有74x04和cd4049。74x04ttl晶元有14個引腳,4049cmos晶元有16個引腳,兩種晶元都各有2個引腳用於電源供電/基準電壓,12個引腳用於6個反相器的輸入和輸出(4049有2個引腳懸空)。

cmos電路中的邏輯門有非門、與門、與非門、或非門、或門、異或門、異或非門,施密特觸發門、緩衝器、驅動器等

與非門則是當輸入端中有1個或1個以上是低電平時,輸出為高電平;只有所有輸入是高電平時,輸出才是低電平

與非門晶元:74ls系列:74ls00、74ls20,cmos系列:cd4011

或門可以通過不同的方法實現,包括二極體實現、開關實現、cmos邏輯實現等,通過將多個或門級聯也可以實現多輸入的或門。

6樓:憶安顏

或門:有1出1,全0出0

非門:0出1,1出0

與非門:有0出1,全1出0

擴充套件資料

閘電路,是指用以實現基本邏輯運算和復合邏輯運算的單元電路,常用的閘電路在邏輯功能上有與門、或門、非門、與非門、或非門、與或非門、異或門等幾種。

從邏輯關係看,閘電路的輸入端或輸出端只有兩種狀態,無訊號以「0」表示,有訊號以「1」表示。也可以這樣規定:低電平為「0」,高電平為「1」,稱為正邏輯。

反之,如果規定高電平為「0」,低電平為「1」稱為負邏輯,然而,高與低是相對的,所以在實際電路中要先說明採用什麼邏輯,才有實際意義,例如,負與門對「1」來說,具有「與」的關係,但對「0」來說,卻有「或」的關係,即負與門也就是正或門;

同理,負或門對「1」來說,具有「或」的關係,但對「0」來說具有「與」的關係,即負或門也就是正與門。

7樓:龍

在常用的數字邏輯電路中,一般只有兩種狀態低電平(例如用0表示)和高電平(例如用1表示)。

與門:當乙個輸入端為0時,輸出就是0。只有所有的輸入端是1時,輸出才是1。

或門:當乙個輸入端為1時,輸出就是1。只有所有的輸入端是0時,輸出才是0。

非門:它的作用是使輸入訊號反向。例如輸入0,那麼輸出就是1,輸入1,輸出就是0。

與非門:當輸入端全是「1」時,輸出為「0」。 只要輸入有乙個是「0」,輸出就為「1」。

或非門:當任一輸入端(或多端)為高電平(邏輯「1」)時,輸出就是低電平(邏輯「0」);只有當所有輸入端都是低電平(邏輯「0」)時,輸出才是高電平(邏輯「1」)。輸入相同訊號(全1或全0),則輸出0;輸入不同訊號,則輸出1。

8樓:匿名使用者

與門 :一般來說是兩個

或者兩個以上輸入端,乙個輸出端。只要輸入有0那麼輸出就是0,只有所有的輸入端是1時,輸出才是1。

或門:一般來說是兩個或者兩個以上輸入端,乙個輸出端。只要輸入有一那麼輸出就是一,只有所有的輸入端是0時,輸出才是0。

非門:是乙個輸入端,乙個輸出端,它的作用是使輸入訊號反向。例如輸入0,那麼輸出就是1,輸入1,輸出就是0。

拓展資料:

在邏輯問題中,與門 ---> 如果決定某一事件發生的多個條件必須同時具備事件才能發生,則稱這種因果關係為與邏輯。

或門 --> 如果決定某一事件發生的多個條件中,只要有乙個或乙個以上條件成立,事件便可發生,則稱這種因果關係為或邏輯。

非門 --> 如果某一事件的發生取決於條件的否定,即事件與事件發生的條件之間構成矛盾,則這種因果關係稱為非邏輯。

9樓:匿名使用者

「或」門,又稱「或」電路。如果幾個條件中,只要有乙個條件得到滿足,某事件就會發生,這種關係叫做「或」邏輯關係。具有「或」邏輯關係的電路叫做「或」門。

有幾個輸入端,只有乙個輸出端。只要輸入中有乙個為「1」電平時,輸出就為「1」電平,只有當所有的輸入全為「0」電平時,輸出才為「0」電平。

邏輯或也稱為邏輯加。或門表示式為∶f=a+b非門又稱反相器,是邏輯電路的重要基本單元,非門有輸入和輸出兩個端,電路符號見附圖,其輸出端的圓圈代表反相的意思,當其輸入端為高電平時輸出端為低電平,當其輸入端為低電平時輸出端為高電平。也就是說,輸入端和輸出端的電平狀態總是反相的。

a=(a')'

與非門是與門和非門的疊加,有兩個輸入和乙個輸出,先進行與運算,再進行非運算。與運算輸入要求有兩個,如果輸入都用0和1表示的話,那麼與運算的結果就是這兩個數的乘積。如1和1(兩端都有訊號),則輸出為0;1和0,則輸出為1;0和0,則輸出為1。

與非門的結果就是對兩個輸入訊號先進行與運算,再對此與運算結果進行非運算的結果。簡單說,與非與非,就是先與後非。

與非門真值表:有0出1,全1出0

10樓:陳堅道

或門的邏輯功能:只有當全部輸入端都處於低電平時,輸出端才處於低電平;只要有乙個輸入端出現高電平,輸出端便為高電平。

非門的邏輯功能:低電平輸入、高電平輸出;高電平輸入,低電平輸出。

與非門的邏輯功能:只有當全部輸入端都處於高電平時,輸出端呈現低電平;只要有乙個輸入端處於低電平,輸出端就輸出高電平。

11樓:碩果

以前老明白了,現在咋不懂呢,愁死我了。

12樓:shine顧俊

或門-------有1出1,全0出0

與門-------有0出0,全1出1

非門-------0出1, 1出0

與非門----有0出1,全1出0

數字邏輯電路中怎麼樣用與非門組成與門和或門

13樓:匿名使用者

與非門可以作非門用的,用與非門組成與門和或門,就是需要非門的。

如下圖所示。

14樓:耿卉檀籟

咱們先不說什麼積體電路,

第一,用與非

門組成與門:

乙個與非門至少兩個輸入端,乙個輸出端,對吧,那麼我們找兩個與非門單元接在一起,把第乙個與非門的輸出接到第二個與非門的輸入端上(第二個與非門的兩個輸入端要短接,構成非門),這樣第乙個與非門的輸出又經過一次邏輯非,這樣就構成了乙個與門。

至於構成或門,那麼數位電路的三個基本閘電路時與或非門,你有聽說過用其中兩種們構成另外一種基本閘電路了嗎。

與非門、或非門、異或門、同或門的邏輯表示式和邏輯符號怎麼寫?

15樓:匿名使用者

與非門邏輯表示式:y=(a·b)'=a'+b'

邏輯符號:

或非門有3種邏輯符號,包括:形狀特徵型符號(

ansi/ieeestd 91-1984)、iec矩形國標符號(iec 60617-12)和din符號(din 40700),以二輸入或門為例,邏輯符號如圖所示:

異或門邏輯表示式:

常用邏輯符號如下圖所示。對異或門的任何2個訊號(輸入或輸出)同時取反,而不改變結果的邏輯功能。在「圈到圈」的設計中,我們選用最能表達要實現的邏輯功能的符號。

同或門邏輯表示式:(⊙為「同或」運算子)

邏輯門的2種符號:形狀特徵型符號(ansi/ieee std 91-1984)、iec矩形國標符號(iec 60617-12)。

與非門(英語:nand gate)是數位電路的一種基本邏輯電路。若當輸入均為高電平(1),則輸出為低電平(0);若輸入中至少有乙個為低電平(0),則輸出為高電平(1)。

與非門可以看作是與門和非門的疊加。

或非門(英語:nor gate)是數字邏輯電路中的基本元件,實現邏輯或非功能。有多個輸入端,1個輸出端,多輸入或非門可由2輸入或非門和反相器構成。

只有當兩個輸入a和b為低電平(邏輯0)時輸出為高電平(邏輯1)。也可以理解為任意輸入為高電平(邏輯1),輸出為低電平(邏輯0)。

異或門 (英語:exclusive-or gate,簡稱xor gate,又稱eor gate、exor gate)是數字邏輯中實現 邏輯異或的 邏輯門。有多個輸入端、1個輸出端,多輸入異或門可由2輸入異或門構成。

若兩個輸入的電平相異,則輸出為高電平1;若兩個輸入的電平相同,則輸出為低電平0。亦即,如果兩個輸入不同,則異或門輸出高電平。

同或門(英語:xnorgate或equivalencegate)也稱為異或非門,是數字邏輯電路的基本單元,有2個輸入端、1個輸出端。當2個輸入端中有且只有乙個是低電平(邏輯0)時,輸出為低電平。

亦即當輸入電平相同時,輸出為高電平(邏輯1)。

與非門或非門的邏輯符號怎麼寫,與非門或非門異或門同或門的邏輯表示式和邏輯符號怎麼寫?

寫出下圖的邏輯表示式。三 用代數法將下列函式化簡為最簡與或表示式。9與非門 或非門 異或門 同或門 與或非門 oc或od 三態門 2 略略略略略 與非門 或非門 異或門 同或門的邏輯表示式和邏輯符號怎麼寫?與非門邏輯表示式 y a b a b 邏輯符號 或非門有3種邏輯符號,包括 形狀特徵型符號 a...

誰記得小學課本上的《春天來了》課文

春天來了,春天來了 來到了小河邊 小溪歡快的流著 春天來了,春天來了 來到了田野上 草兒綠了,花兒開了 春天來了,春天來了 來到了小鳥的家 鳥兒唱著動聽的歌 春天來了,春天來了 來到了校園裡 校園裡充滿了歡聲笑語 誰記得小學課本上的 春天來了 課文 春天來了課文 春天來了,春天來了,來到小溪邊,小溪...

誰記得小學課本上的《春天來了》課文謝謝

春天來了,春天來了,桃花開了 下面的你來接,等你哦!dvferfcdefcde 誰記得小學課本上的 春天來了 課文 春天來了,春天來了 來到了小河邊 小溪歡快的流著 春天來了,春天來了 來到了田野上 草兒綠了,花兒開了 春天來了,春天來了 來到了小鳥的家 鳥兒唱著動聽的歌 春天來了,春天來了 來到了...